ログイン
言語:

WEKO3

  • トップ
  • ランキング
To

Field does not validate



インデックスリンク

インデックスツリー

  • RootNode

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 工学部
  1. 工学部
  2. 紀要掲載論文 (工学部)
  1. 工学部
  2. 紀要掲載論文 (工学部)
  3. 宮崎大學工學部紀要
  1. 工学部
  2. 紀要掲載論文 (工学部)
  3. 宮崎大學工學部紀要
  4. 34号

高性能サンプル・ホールド回路とその応用

http://hdl.handle.net/10458/378
http://hdl.handle.net/10458/378
2d41b990-3a82-4fc7-b579-3d54180d019f
名前 / ファイル ライセンス アクション
KJ00003579369.pdf KJ00003579369.pdf (1.0 MB)
Item type 紀要論文 / Departmental Bulletin Paper(1)
公開日 2007-06-28
タイトル
タイトル 高性能サンプル・ホールド回路とその応用
言語 ja
タイトル
タイトル A High Performance CMOS Sample and Hold Circuit and its Application
言語 en
言語
言語 jpn
キーワード
言語 en
主題Scheme Other
主題 Sample and hold circuits, Boost circuits, Dummy switch, Hold error, Sigma-delta converters
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_6501
資源タイプ departmental bulletin paper
その他(別言語等)のタイトル
その他のタイトル コウセイノウ サンプル ホールド カイロ ト ソノ オウヨウ
言語 ja-Kana
著者 佐藤, 公信

× 佐藤, 公信

WEKO 15924

ja 佐藤, 公信

ja-Kana サトウ, キミノブ

en Sato, Kiminobu


Search repository
淡野, 公一

× 淡野, 公一

WEKO 7152
e-Rad_Researcher 50260740

ja 淡野, 公一

ja-Kana タンノ, コウイチ

en Tanno, Koichi


Search repository
石塚, 興彦

× 石塚, 興彦

WEKO 12077

ja 石塚, 興彦

ja-Kana イシズカ, オキヒコ

Search repository
外山, 貴子

× 外山, 貴子

WEKO 12078

ja 外山, 貴子

ja-Kana トヤマ, タカコ

en Toyama, Takako

Search repository
佐藤, 公信

× 佐藤, 公信

WEKO 15924

ja 佐藤, 公信

ja-Kana サトウ, キミノブ

en Sato, Kiminobu


Search repository
Ishizuka, Okihiko

× Ishizuka, Okihiko

WEKO 12081

en Ishizuka, Okihiko

Search repository
抄録
内容記述タイプ Abstract
内容記述 Recently, various portable devices become smaller and smaller, so that the mixed digital and analog LSI is
desired to integrate them on a chip. The data converter is an important circuit to realize the mixed digital
and analog LSI. The data converter need the conversion time for the quantization and the encode. Therefore,
sample and hold (S/H) circuits are necessary to maintain a part of analog information temporarily. However,
MOS switches cannot be deeply turned on because enough overdrive voltage cannot be supplied to gates of
MOS switches under the low-voltage condition.
In this dissertation, the CMOS S/H circuit with the clock boost technique and the input signal tracking
technique is proposed. As the results, the proposed circuit reduces the effect of charge injection and feedthrough
with maintaining low-voltage, low-distortion and rail-to-rail operation. Next, as an application of the proposed
S/H circuit, ΔΣ deta converter is designed. The circuits proposed in this dissertation are evaluated through
Star-HSPICE simulations.
言語 en
書誌情報 ja : 宮崎大学工学部紀要
en : Memoirs of Faculty of Engineering, University of Miyazaki

巻 34, p. 127-134, 発行日 2005-08
出版者
出版者 宮崎大学工学部
言語 ja
出版者
出版者 Faculty of Engineering, University of Miyazaki
言語 en
ISSN
収録物識別子タイプ ISSN
収録物識別子 05404924
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA00732558
著者版フラグ
出版タイプ VoR
出版タイプResource http://purl.org/coar/version/c_970fb48d4fbd8a85
戻る
0
views
See details
Views

Versions

Ver.2 2023-07-30 02:42:43.325098
Ver.1 2023-05-15 11:18:59.569500
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

佐藤, 公信, 淡野, 公一, 石塚, 興彦, 外山, 貴子, 佐藤, 公信, Ishizuka, Okihiko, 2005, 高性能サンプル・ホールド回路とその応用: 宮崎大学工学部, 127–134 p.

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR 2.0
  • OAI-PMH JPCOAR 1.0
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3