WEKO3
アイテム
There is a newer version of this record available.
下位ビットから変換する容量比に鈍感なSC循環型D/A変換器
http://hdl.handle.net/10458/4095
http://hdl.handle.net/10458/40957a8c2bc8-6c2b-4fd1-9029-0f817bd1453d
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
|
| Item type | 紀要論文 / Departmental Bulletin Paper(1) | |||||
|---|---|---|---|---|---|---|
| 公開日 | 2012-10-25 | |||||
| タイトル | ||||||
| タイトル | 下位ビットから変換する容量比に鈍感なSC循環型D/A変換器 | |||||
| 言語 | ja | |||||
| タイトル | ||||||
| タイトル | Capacitance Ratio-insensitive SC Cyclic D/A Converter from Least Significant Bit | |||||
| 言語 | en | |||||
| 言語 | ||||||
| 言語 | jpn | |||||
| キーワード | ||||||
| 言語 | en | |||||
| 主題Scheme | Other | |||||
| 主題 | Swiched-capacitor, Insensible to a capacity ratio, DAC, LSB | |||||
| 資源タイプ | ||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||
| 資源タイプ | departmental bulletin paper | |||||
| その他(別言語等)のタイトル | ||||||
| その他のタイトル | カイ ビット カラ ヘンカン スル ヨウリョウヒ ニ ドンカン ナ SC ジュンカンガタ D/A ヘンカンキ | |||||
| 著者 |
黒木, 隆平
× 黒木, 隆平× 松本, 寛樹× Kurogi, Ryuhei |
|||||
| 抄録 | ||||||
| 内容記述タイプ | Abstract | |||||
| 内容記述 | In this paper, we propose a switched-capacitor (SC) cyclic digital-to-analog converter (DAC). insensitively to capacitance mismatch. The DAC converts from least significant bit (LSB). Operation is evaluated on SIMetrix. On this simulation, 12 bits accuracy has been obtained. | |||||
| 言語 | en | |||||
| 書誌情報 |
ja : 宮崎大学工学部紀要 en : Memoirs of Faculty of Engineering, University of Miyazaki 巻 41, p. 61-64, 発行日 2012-07-30 |
|||||
| 出版者 | ||||||
| 出版者 | 宮崎大学工学部 | |||||
| 言語 | ja | |||||
| 出版者 | ||||||
| 出版者 | Faculty of Engineering, University of Miyazaki | |||||
| 言語 | en | |||||
| ISSN | ||||||
| 収録物識別子タイプ | ISSN | |||||
| 収録物識別子 | 05404924 | |||||
| 書誌レコードID | ||||||
| 収録物識別子タイプ | NCID | |||||
| 収録物識別子 | AA00732558 | |||||
| 著者版フラグ | ||||||
| 出版タイプ | VoR | |||||
| 出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 | |||||