WEKO3
アイテム
スイッチドボルテージ高精度サンプルホールド回路
http://hdl.handle.net/10458/315
http://hdl.handle.net/10458/31572e4d5bc-a681-4b9f-a088-4b9161244094
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
|
| Item type | 紀要論文 / Departmental Bulletin Paper(1) | |||||
|---|---|---|---|---|---|---|
| 公開日 | 2007-06-28 | |||||
| タイトル | ||||||
| タイトル | スイッチドボルテージ高精度サンプルホールド回路 | |||||
| 言語 | ja | |||||
| タイトル | ||||||
| タイトル | A Switched-Voltage High-Accuracy Sample/Hold Circuit | |||||
| 言語 | en | |||||
| 言語 | ||||||
| 言語 | jpn | |||||
| キーワード | ||||||
| 言語 | en | |||||
| 主題Scheme | Other | |||||
| 主題 | switched-voltage, delay cell, cascade, clock feedthrough | |||||
| 資源タイプ | ||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||
| 資源タイプ | departmental bulletin paper | |||||
| その他(別言語等)のタイトル | ||||||
| その他のタイトル | スイッチド ボルテージ コウセイド サンプル ホールド カイロ | |||||
| 著者 |
大野, 憲司
× 大野, 憲司× 松本, 寛樹 |
|||||
| 抄録 | ||||||
| 内容記述タイプ | Abstract | |||||
| 内容記述 | Abstract In this paper, three swicthed-voltage (SV) sample/hold (S/H) circuits are presented to compen- sated for clock feedthouh(CFT) and channel-length modulation effect. They consists of a CMOS SV-delay cell. Thus, the configuration is very simple.The proposed circuits can be operated using simple nonoverlapping two phase clocks.The performance is verified by simulations on PSpice. |
|||||
| 言語 | en | |||||
| 書誌情報 |
ja : 宮崎大学工学部紀要 en : Memoirs of Faculty of Engineering, University of Miyazaki 巻 33, p. 145-152, 発行日 2004-10 |
|||||
| 出版者 | ||||||
| 出版者 | 宮崎大学工学部 | |||||
| 言語 | ja | |||||
| 出版者 | ||||||
| 出版者 | Faculty of Engineering, University of Miyazaki | |||||
| 言語 | en | |||||
| ISSN | ||||||
| 収録物識別子タイプ | ISSN | |||||
| 収録物識別子 | 05404924 | |||||
| 書誌レコードID | ||||||
| 収録物識別子タイプ | NCID | |||||
| 収録物識別子 | AA00732558 | |||||
| 著者版フラグ | ||||||
| 出版タイプ | VoR | |||||
| 出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 | |||||