WEKO3
アイテム
下位ビットから変換する演算増幅器利得誤差補償SC循環型D/A変換器
http://hdl.handle.net/10458/3599
http://hdl.handle.net/10458/35998d4e7a23-7560-44f1-99f0-35d740a51d96
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
|
Item type | 紀要論文 / Departmental Bulletin Paper(1) | |||||
---|---|---|---|---|---|---|
公開日 | 2012-03-09 | |||||
タイトル | ||||||
タイトル | 下位ビットから変換する演算増幅器利得誤差補償SC循環型D/A変換器 | |||||
言語 | ja | |||||
タイトル | ||||||
タイトル | An op-amp gain error-compensated SC cyclic D/A converter converting from least significant bit | |||||
言語 | en | |||||
言語 | ||||||
言語 | jpn | |||||
キーワード | ||||||
言語 | en | |||||
主題Scheme | Other | |||||
主題 | Switched-capacitor, Gain error-compensated, DAC, LSB | |||||
資源タイプ | ||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||
資源タイプ | departmental bulletin paper | |||||
その他(別言語等)のタイトル | ||||||
その他のタイトル | カイ ビット カラ ヘンカン スル エンザン ゾウフクキ リトク ゴサ ホショウ SC ジュンカンガタ D/A ヘンカンキ | |||||
著者 |
加藤, 卓
× 加藤, 卓× 松本, 寛樹× Kato, Taku |
|||||
抄録 | ||||||
内容記述タイプ | Abstract | |||||
内容記述 | In this paper, we propose a switched-capacitor (SC) cyclic digital-to-analog converter (DAC) which compensate for the gain error and the offset voltage of operational amplifier (op-amp). The DAC convert from least significant bit (LSB). Even when the gain of op-amp is poor, compensated circuit can keep up a resolution. Circuit operation is evaluated on SIMetrix. An error analysis presented that shows an accuracy greater than 8-bits, where amplifier gain is 60 dB. | |||||
言語 | en | |||||
書誌情報 |
ja : 宮崎大学工学部紀要 en : Memoirs of Faculty of Engineering, University of Miyazaki 巻 40, p. 93-97, 発行日 2011-07-30 |
|||||
出版者 | ||||||
出版者 | 宮崎大学工学部 | |||||
言語 | ja | |||||
出版者 | ||||||
出版者 | Faculty of Engineering, University of Miyazaki | |||||
言語 | en | |||||
ISSN | ||||||
収録物識別子タイプ | ISSN | |||||
収録物識別子 | 05404924 | |||||
書誌レコードID | ||||||
収録物識別子タイプ | NCID | |||||
収録物識別子 | AA00732558 | |||||
著者版フラグ | ||||||
出版タイプ | VoR | |||||
出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 |