

完全差動計装アンプの低オフセット電圧化および広 出力レンジ化に関する研究

| メタデータ | 言語: jpn                                   |
|-------|-------------------------------------------|
|       | 出版者: 宮崎大学工学部                              |
|       | 公開日: 2020-06-21                           |
|       | キーワード (Ja):                               |
|       | キーワード (En):                               |
|       | 作成者: 佐田, 誠, 淡野, 公一, 田村, 宏樹, 外山, 貴子, Sada, |
|       | Makoto                                    |
|       | メールアドレス:                                  |
|       | 所属:                                       |
| URL   | http://hdl.handle.net/10458/5887          |

# 完全差動計装アンプの低オフセット電圧化および 広出力レンジ化に関する研究

佐田 誠<sup>a)</sup>・淡野 公一<sup>b)</sup>・田村 宏樹<sup>c)</sup>・外山 貴子<sup>d)</sup>

## Research on Low-Offset-Voltage and Wide-Output-Voltage-Range of Fully Differential Instrumentation Amplifiers

Makoto SADA, Koichi TANNO, Hiroki TAMURA, Takako TOYAMA

### Abstract

In recent years, research and development of various applications using the biological signals (such as EMG, ECG, etc.) measuring systems have been promoted in order to be intended to prediction and early detection of the disease. Instrumentation amplifier (INA) is utilized as preamplifier for biological signal because the INA has the advantages of high-input-impedance, high-gain and high-CMRR. However, conventional INA with fully differential output voltage has disadvantage of deteriorating CMRR and large offset voltage by resistance mismatch. Futhermore, output range is very narrow by using the conventional common-mode sensing technique. In this thesis, a high CMRR fully differential instrumentation amplifier insensitive to resistace mismatch is presented. Futhermore, new common-mode sensing technique is presented. The proposed circuit and poposed technique are confirmed by using HSPICE with 0.6 µm CMOS device parameters. As the result, these contribute to the low offset voltage and wide output range.

Keywords: instrumentation amplifier, CMRR, offset voltage, commom mode sencing technique

### 1. はじめに

わが国では、急速な少子高齢化に伴い、医療・福祉分野 における「生活の質(Quality of Life)」の向上が求められ ている。近年では工学分野の技術進歩により、筋電や心電 などの生体信号から疾患の予知・早期発見などを目的とし た生体信号計測システムの様々なアプリケーションの研 究・開発が進められている。しかしながら、正確な生体信 号を計測するには多くの問題があり、高精度な計測システ ムが求められている。生体信号は、電圧レベルが数 µV か ら数 mV と微弱であり、低周波帯域に存在することが特徴 である。また、生体信号を取得する際には、電極やセンサ から多くの外来雑音が混入し、この雑音はコモンモード (同相)ノイズとして増幅器内に伝導する 1。そのため、 微弱な生体信号を増幅するための前置増幅器は、高い入力 インピーダンスを有し、かつ低周波帯域において高い同相 信号除去比(CMRR)を持つことが必要とされている。こ れらを考慮し、高い入力インピーダンスと高い同相信号除 去比を持つ計装アンプは、生体信号計測の前置増幅器とし てしばしば用いられており、1本の外部抵抗により利得の

a)電気電子工学専攻大学院生 b)電気電子工学科教授 c)環境ロボティクス学科教授 d)技術職員

調整が可能である<sup>2)</sup>。一方、計装アンプは3個のオペアン プを基本に構成されているため、オペアンプ自体が持つオ フセット電圧の影響が大きいという欠点もある。このオフ セット電圧も生体信号と同様に低周波帯域に存在するた め、オフセット電圧が生体信号よりも電圧レベルが大きい 場合に、正確な生体信号を計測できないという問題がある。 さらに、CMOS プロセスを用いた設計の際には、フリッカ ーノイズの影響も顕著になる。そこで、オフセット電圧お よびフリッカーノイズを抑制するためにチョッパースタ ビライゼーション技術を導入した完全差動出力型の計装 アンプが用いられる例も報告されている3。しかし、従来 の完全差動出力型の計装アンプの構成では、抵抗のばらつ き (ミスマッチ) によりコモンモードノイズを除去できな い、かつ CMRR が大きく悪化しオフセット電圧が大きく なるという問題がある4。また、完全差動型の回路構成の 場合、出力の同相電圧を固定するために、出力電圧の2端 子をセンシングしたコモンモードフィードバック回路 (CMFB回路)が一般的に用いられている。しかし、この 手法は出力電圧を直接センシングしているため正常動作 範囲が狭くなり、結果的に出力電圧範囲が制限されるとい う問題が生じている 5,6。増幅器の場合、オフセット電圧 が小さく、出力電圧範囲が広いほど多くのアプリケーショ ンに用いることができるためこれらの問題の改善が強く 求められている。

本論文では上記の点をふまえ、① 抵抗のばらつきに依存せず、低周波帯域において高い CMRR を維持する完全 差動計装アンプ、② 出力電圧範囲の制限を改善する新た なコモンモードセンシング技術、を提案しオフセット電圧 の低減と出力電圧範囲制限の改善に取り組む。また、提案 回路および提案手法について、0.6 µm CMOS プロセスの モデルパラメーターを用いた HSPICE によるシミュレー ションを行い、回路動作を確認する。

本論文は6章から成り立っており,構成は以下のとおり である。第2章ではまず、従来の計装アンプのオフセット 電圧および出力電圧範囲制限の問題について説明する。第 3章では、低オフセット電圧化のための完全差動計装アン プ(提案回路)を提案する。第4章では、提案回路におい て CMFB 回路のセンシング電圧を変更した提案手法によ り、CMFB 回路と同じ機能を有し、かつ出力電圧範囲が広 がることを説明する。第5章では、従来回路と提案回路の CMRR、オフセット電圧および出力電圧範囲の比較結果を 示す。最後に第6章では、本論文のまとめおよび今後の課 題について述べる。

### 2. 従来の計装アンプとその問題点

### 2.1 抵抗のばらつきによる影響

図1に従来の計装アンプ(シングルエンド出力)を示 す。計装アンプは、前段のオペアンプ2つを非反転増幅回 路とし、後段のオペアンプ1つを減算器としている。回路 の特長は、入力電圧がオペアンプのゲート(絶縁体)に入 力されるため入力インピーダンスが非常に大きいことで ある。また、理想的に CMRR が無限大となることである。 しかし、シングルエンド出力の構成であるため、信号線が 非平衡状態となりノイズの影響を受けやすいというデメ リットがある。そこで、出力電圧の平衡状態を保ち、ノイ ズ対策を向上させた完全差動型の計装アンプも提案され ている。図 2 に従来の完全差動型出力の計装アンプを示 す。図1との相違点は、後段に完全差動増幅器(FDA)を 用いた構成となっている。図1および図2の回路の条件 は、 $R_1 = R_2$ 、 $R_3 = R_4$ 、 $R_5 = R_6$ (抵抗のばらつきが無い状 態)である。しかし、回路の集積化を行った際には必ず抵 抗や静電容量などの素子でばらつき (ミスマッチ) が生じ る。そのため、素子のばらつきを考慮して設計を行うこと も重要である。そこで図2をもとに抵抗のばらつきを考慮 した入出力関係を記述すると共に問題点を述べる。

まず、抵抗 $R_1$ ,  $R_3$ ,  $R_5$  に対する抵抗 $R_2$ ,  $R_4$ ,  $R_6$  の ばらつき誤差率をそれぞれ $\Delta_2$ ,  $\Delta_4$ ,  $\Delta_6$ とすると、 $R_2$ ,  $R_4$ ,  $R_6$  は以下のように表記できる。

$$R_2 = R_1 (1 + \Delta_2) \tag{1}$$

$$R_4 = R_3 (1 + \Delta_4) \tag{2}$$

$$R_6 = R_5 (1 + \Delta_6) \tag{3}$$



図 2. 計装アンプ (完全差動出力)

式(1)~(3)から、図2の抵抗のばらつきによる入出力関係 は次式で表される。

$$V_{out1} - V_{out2} = \frac{R_5}{R_3} \left\{ \left( \beta + \frac{R_I}{R_G} \alpha \beta + \frac{R_I}{R_G} \right) V_{in1} - \left( 1 + \frac{R_I}{R_G} \alpha \beta + \frac{R_I}{R_G} \right) V_{in2} \right\} + \frac{R_5}{R_3} (1 - \beta) V_5 \quad (4)$$

ここで、 $\alpha = (1+\Delta_2), \beta = (1+\Delta_6)/(1+\Delta_4)$ としている。式 (4)より、抵抗にばらつきが生じた場合、 $V_{in1} \ge V_{in2}$ にか かる係数が異なり減算されないことがわかる。ゆえに、 従来の計装アンプの減算精度は抵抗のばらつきに依存し ているといえる。減算精度の悪化は、単純に減算できな くなるということであり、同相レベルの信号を除去でき ないことにつながる。前節では,生体信号を取得する際 に外来雑音がコモンモード(同相)ノイズとして増幅器 内に伝導することを述べた。よって、従来の計装アンプ は抵抗のばらつきにより、生体信号計測時に混入するコ モンモード(同相)ノイズが除去できない可能性があ る。そこで、抵抗のばらつきに加えてコモンモードノイ ズを考慮したときの入出力関係を導出し、コモンモード ノイズが除去できないことを証明する。

図3に生体信号計測時の従来の計装アンプ(完全差動 出力)を示す。ここで、外来雑音を*Vcnoise*と仮定し、生 体信号計測時の混入するコモンモードノイズとして付加 している。図3より、入力電圧はそれぞれ*Vin1 = Vin*+ *V<sub>cnoise</sub>*, *V<sub>in2</sub>* = *V<sub>cnoise</sub>* である。これらを式(4)に代入すると生体信号計測時の最終出力電圧は次式となる。

$$V_{out1} - V_{out2} = \frac{R_5}{R_3} \left( \beta + \frac{R_1}{R_G} \alpha \beta + \frac{R_1}{R_G} \right) V_{in}$$
$$+ \frac{R_5}{R_3} (1 - \beta) (V_5 - V_{cnoise})$$
(5)

式(5)より、抵抗のばらつきが生じた場合、生体信号計測 時に混入するコモンモードノイズが除去できないことが わかる。コモンモードノイズが除去できないことから、 同相利得が大きく、結果的に CMRR が悪化する可能性が ある。そこで、従来の計装アンプにおいて抵抗のばらつ きによる CMRR をモンテカルロ解析により確認する。モ ンテカルロ解析では、計算回数を300回、標準偏差を3 σ、各抵抗 R<sub>G</sub>, R<sub>1~6</sub>のばらつきを 30 [%]としてシミュレ ーションを行った。図4に抵抗のばらつきによる CMRR の評価結果を示す。生体信号計測のための増幅器の CMRR は 120 [dB]以上が必要である<sup>7</sup>。しかし、図4か ら従来の計装アンプは抵抗のばらつきにより低周波にお ける CMRR が一定でないことがわかる。また、低周波に おける CMRR の最小値は 10.2 [dB]であり、最大でも 66.5 [dB]であることから、生体信号計測に用いる増幅器の CMRR を満足できないという問題がある。



図 3. 生体信号計測時の計装アンプ(完全差動出力)



図 4. 抵抗のばらつきによる CMRR の評価結果

#### 2.2 CMRR とオフセット電圧の関係

計装アンプなどの増幅器は、素子のミスマッチなどによって避けることのできないオフセット電圧がある。オフセット電圧はほとんどが DC 成分であるため、低周波帯域であることが知られている。生体信号は、微弱かつ低周波帯域であるためオフセット電圧との区別が付きにくく、オフセット電圧が生体信号よりも大きい場合に正確な生体信号を取得できなくなる。そのため、オフセット電圧を低減することが強く求められている。オフセット電圧の低減法には、チョッパースタビライゼーション技術やオートゼロ技術などがあり、増幅器に新たな回路を付加して低オフセット電圧化を可能にしている。しかしながら、新たな回路を付加することで消費電力の増大や回路面積の増大を引き起こしてしまう。そこで本論文では、新たな回路を付加することなく低オフセット電圧化に取り組む。

CMRR とオフセット電圧の関係は理論的に密接な関係 がある。CMRR は一般的に差動利得 A<sub>DM</sub> を同相利得 A<sub>CM</sub> で割ったもので定義される。また、入力同相電圧の変化 AV<sub>CM.in</sub> を入力換算オフセット電圧の変化 AV<sub>OS.in</sub> で割った ものと表すこともできる。ゆえに、CMRR は次式となる<sup>8</sup>。

$$CMRR = \frac{A_{DM}}{A_{CM}} = \frac{\Delta V_{CM,in}}{\Delta V_{OS,in}}$$
(6)

式(6)より、オフセット電圧が低いほど CMRR が大きいと いえる。逆に言い換えれば、CMRR が大きいほどオフセッ ト電圧が低くなるといえる。しかし、図4から従来の計装 アンプは抵抗のばらつきにより CMRR が大きく悪化する ためオフセット電圧が大きくなっている可能性がある。そ こで、従来の計装アンプにおいて抵抗のばらつきによるオ フセット電圧をモンテカルロ解析により確認する。モンテ カルロ解析では生体信号を入力電圧として振幅1[mV],周 波数 100 [Hz]、前段の利得および後段の利得を共に 10 倍 と設定し全体の利得を100倍、生体信号計測時の外来雑音 を想定し入力コモンモードノイズを振幅 100 [mV], 周波数 60 [Hz]の正弦波として付加し、計算回数を 300 回、標準偏 差を3σ、各抵抗 R<sub>G</sub>, R<sub>I~6</sub>のばらつきを 30 [%]としてシ ミュレーションを行った。図5にオフセット電圧の評価結 果を示し、図6に図5中のワーストケースにおけるオフセ ット電圧のヒストグラムを示す。図5から、出力電圧は本 来では完全差動となるはずであるが,抵抗のばらつきによ り波形に歪みが生じていることが読み取れる。また、図6 から、オフセット電圧のばらつき範囲は 215~250 [µV]、 平均値は 226.9 [μV]であり、微弱な生体信号(数 μV から数 mV)と比較しても大きい値となっている。これは、CMRR が抵抗のばらつきにより大きく悪化することで、式(6)よ りオフセット電圧が大きくなるためである。そこで、抵抗 のばらつきに依存せず、高い CMRR を維持する計装アン プを提案し低オフセット電圧化に取り組む。



図 5. 抵抗のばらつきによるのオフセット電圧



図 6. オフセット電圧のヒストグラム (ワーストケース)

### 2.2 従来のコモンモードセンシング技術による 出力電圧範囲制限の問題

図2のような完全差動型の回路構成の場合、出力の同 相電圧(バイアス電圧)を固定するために、コモンモー ドフィードバック回路(CMFB回路)が必要となる。図 7に CMFB回路として用いられる差動対を示す。従来の コモンモードセンシング技術は、図7中の $V_i \geq V_i$ に完 全差動増幅器の出力電圧の2端子をセンシング電圧とし て入力する手法(従来手法)である。しかし、この手法 は、図7の $V_i$ 及び $V_i$ の正常動作電圧範囲が非常に狭い ため、結果的に出力電圧範囲が狭くなるといった問題を 引き起こしている。そこで、従来のコモンモードセンシ ング技術による出力電圧範囲制限の問題を記述する。ま ず、図7のセンシング電圧 $V_i$ 及び $V_i$ の正常動作電圧の 上限値を $V_{iH}$ とする。 $V_{iH}$ は、オーバードライブ電圧  $|Vop| = |Vcs| - |V_T|$ の概念を用いて次式で表される。

$$V_{iH} = V_{DD} - (V_{OD1} + V_{OD3} + V_{T3})$$
(7)

また、図7のセンシング電圧 *V<sub>i</sub>* 及び *V<sub>i</sub>* が完全差動電圧の場合における正常動作電圧範囲は次式となる。

$$\frac{-V_{iH} + 3V_{CM}}{2} \le V_i \le \frac{V_{iH} + V_{CM}}{2}$$
(8)

$$\frac{-V_{iH} + 3V_{CM}}{2} \le V_{i'} \le \frac{V_{iH} + V_{CM}}{2}$$
(9)

図2もしくは図3において、従来手法を用いた場合、*Vi* = *Vout1*, *Vi* = *Vout2* となる。ゆえに、出力電圧範囲は以下の ように表される。

$$\frac{-V_{iH} + 3V_{CM}}{2} \le V_{outl} \le \frac{V_{iH} + V_{CM}}{2} \tag{10}$$

$$\frac{-V_{iH} + 3V_{CM}}{2} \le V_{out2} \le \frac{V_{iH} + V_{CM}}{2} \tag{11}$$

式(10),(11)から、従来手法を用いたときの出力電圧範囲 は、CMFB 回路の正常動作電圧範囲に制限されてしまう ことがわかる。図 8 に従来手法を用いたときの出力電圧 範囲の評価結果を示す。このとき、電源電圧 Vob = 2.5 [V], Vss = -2.5 [V], Vcm = 0 [V]と設定している。また、 シミュレーションによる解析結果から、Vob1 = 0.4 [V], Vob3 = 0.16 [V], Vr3 = 0.9 [V]であることを確認 した。よって、式(7)より ViH = 1.02 [V]となる。また、 式(10)より理論的な出力電圧範囲は±0.51 [V]となる。い 一方、図 8 からシミュレーションによる出力電圧範囲は およそ±0.50 [V]である。これらの結果から、式(10)とシ ミュレーションによる出力電圧範囲がほぼ等しいといえ る。よって、従来手法では出力電圧範囲が非常に狭いこ とがわかる。この原因は、出力電圧を直接センシングし ているためである。

そこで本論文では、出力電圧を直接センシングするこ となく CMFB 回路として動作する新たなコモンモードセ ンシング技術を提案し、広出力レンジ化に取り組む。



図 7. CMFB 回路として用いられる差動対



### 3. 提案回路

本章では、従来回路の問題をふまえ、低オフセット電 圧化に関する取り組みについて説明する。図9に提案回 路を示す。提案回路は、前段および後段共に完全平衡差 動差分増幅器(FBDDA)を用いた非反転増幅器として動作 する。また、抵抗の条件は従来回路と同じである。さら に、完全差動構成であるため CMFB 回路が必要である。 そのため、本章では従来手法を用いた CMFB 回路を使用 している。CMFB 回路の改良については第4章で後述す る。式(12)に提案回路の入出力関係を示す。

$$V_{outp} - V_{outn} = \left(1 + \frac{2R_I}{R_G}\right) \left(1 + \frac{R_5}{R_3}\right) \left(V_{inp} - V_{inn}\right)$$
(12)

また、従来手法による CMFB 回路から  $(V_{outp} + V_{outn}) / 2 = V_{CM}$ を用いると次式を得る。

$$V_{outp} = \frac{1}{2} \left( 1 + \frac{2R_I}{R_G} \right) \left( 1 + \frac{R_5}{R_3} \right) \left( V_{inp} - V_{inn} \right) + V_{CM}$$
(13)

$$V_{outn} = -\frac{1}{2} \left( 1 + \frac{2R_I}{R_G} \right) \left( 1 + \frac{R_5}{R_3} \right) \left( V_{inp} - V_{inn} \right) + V_{CM}$$
(14)

式(12)~(14)より、提案回路は計装アンプとして用いるこ とができる。従来回路との相違点は、提案回路の後段の 利得が従来と比べて +1 されていることである。よっ て、提案回路は従来の計装アンプと同じ利得を持たせる 場合、後段の抵抗値を従来よりも小さく設定することが できるため小面積化に貢献する。



前章では、従来回路において抵抗にばらつきが生じた 場合、生体信号計測時に混入するコモンモードノイズが 除去できないことで、結果的にオフセット電圧が大きく なる問題があることを前述した。そこで、提案回路にお いて抵抗にばらつきを考慮した入出力関係式を導出し、 コモンモードノイズが除去できることを確認し、オフセ ット電圧の低減をシミュレーションにより検証する。 図 10 に生体信号計測時の提案回路を示す。ここで、提 案回路の抵抗にばらつきが生じたと仮定し、従来回路と 同様に前章の式(1)~(3)を用いると同時に、 $\alpha = (1+\Delta_2)$ ,  $\beta$ =  $(1+\Delta_6)/(1+\Delta_4)$ とする。また、図 10 において入力電圧 はそれぞれ *Vinp* = *Vin* + *Vcnoise*, *Vinn* = *Vcnoise* である。よっ て、生体信号計測時の提案回路の入出力関係は次式とな る。

$$V_{outp} - V_{outn} = \left(1 + \frac{R_1}{R_G} + \frac{R_1}{R_G}\alpha\right) \left(1 + \frac{R_5}{R_3}\beta + \frac{R_5(1-\beta)}{R_3(1+\alpha)}\right) V_{in} \quad (15)$$

式(15)より、提案回路は Venoise の項がなくコモンモードノ イズを除去できるため、従来回路よりも同相除去の性能 が高く、CMRR の向上が期待できる。また、CMRR が向 上することにより、オフセット電圧の低減が期待でき る。そこで、提案回路において抵抗がばらついたときの CMRR およびオフセット電圧をシミュレーションにより 確認する。



図 10. 生体信号計測時の提案回路

図 11 に提案回路の抵抗のばらつきによる CMRR の評 価結果を示す。また、図12にオフセット電圧の評価結果 を示し、図 13 に図 12 中のワーストケースにおけるオフ セット電圧のヒストグラムを示す。シミュレーションで は、従来回路との評価の差別化を無くすために、従来回 路に用いたオペアンプおよび FDA と提案回路に用いた FBDDA の回路の特性を揃えて評価を行った。さらに、 従来回路の評価条件と同様に生体信号を入力電圧として 振幅1[mV], 周波数100[Hz]、前段の利得および後段の利 得を共に10倍と設定し全体の利得を100倍、生体信号計 測時の外来雑音を想定し入力コモンモードノイズを振幅 100 [mV], 周波数 60 [Hz]の正弦波として付加し、計算回 数を 300 回、標準偏差を 3 σ、各抵抗 R<sub>G</sub>, R<sub>I~6</sub>のばらつ きを30[%]としてシミュレーションを行った。まず、図 11より、提案回路は抵抗のばらつきに依存せず、低周波 において CMRR が一定であることがわかる。また、低周 波における CMRR の値は 122.9 [dB]である。よって、提 案回路は従来回路で問題となる CMRR の悪化を改善し、 同時にオフセット電圧の低減が期待できる。

次に、図12より、提案回路では抵抗にばらつきが生じた 場合においても出力電圧は完全差動の波形を示している ことがわかる。また、図13より、提案回路のワーストケ ースにおけるオフセット電圧のばらつき範囲は-5~15 [µV],オフセット電圧の平均値は2.5 [µV]であることがわ かる。ゆえに、提案回路は従来回路に比べてオフセット 電圧が低減できることを確認した。



図 11. 提案回路の CMRR の評価結果



図 12. 提案回路のオフセット電圧



図 13. オフセット電圧のヒストグラム(ワーストケース)

#### 4. 提案手法

本章では、従来回路の問題をふまえ、広出力レンジ化 に関する取り組みについて説明する。まず、提案回路の 後段において従来手法を用いない場合のを入出力関係式 を導出すると次式が得られる。

$$V_{outp} = \frac{1}{2} \left( 1 + \frac{R_s}{R_3} \right) \left( V_p - V_n \right) + V_x \tag{16}$$

$$V_{outn} = -\frac{1}{2} \left( 1 + \frac{R_5}{R_3} \right) \left( V_p - V_n \right) + V_x$$
(17)

式(16),(17)から、提案回路における出力の同相電圧(バイ アス電圧)は V<sub>x</sub>であることがわかる。この V<sub>x</sub> は次式で求 めることができる。

$$V_{x} = \frac{V_{outp} + V_{outn}}{2} = \frac{V_{C} + V_{D}}{2}$$
(18)

式(18)から、 $V_x$ は  $V_{outp}$  と  $V_{outn}$ の同相電圧もしくは  $V_c$ と  $V_D$ の同相電圧であることがわかる。従来手法は、 CMFB 回路のセンシング電圧を  $V_{outp}$ ,  $V_{outn}$  とすることで ( $V_{outp} + V_{outn}$ )/2 =  $V_{CM}$  により、結果的に  $V_x = V_{CM}$  とな り、式(13),(14)を得ることができる。ここで、式(18)から 提案回路は、CMFB 回路のセンシング電圧を  $V_c$ ,  $V_D$  とす ることで従来手法と同様に CMFB 回路として機能するこ とがわかる。上記の点をふまえ、図 14 に提案手法を用い た提案回路の後段を示す。提案手法は、CMFB 回路のセ ンシング電圧を  $V_c$ ,  $V_D$  とすることで( $V_D + V_D$ )/2 =  $V_{CM}$  に より、結果的に  $V_x = V_{CM}$  となる。式(19)に提案手法の回 路動作の理論式を示す。

$$\frac{V_C + V_D}{2} = V_x = V_{CM}$$
(19)

式(19)を式(16),(17)にそれぞれ代入すると次式となる。

$$V_{outp} = \frac{1}{2} \left( 1 + \frac{R_s}{R_3} \right) \left( V_p - V_n \right) + V_{\rm CM}$$
(20)

$$V_{outn} = -\frac{1}{2} \left( 1 + \frac{R_5}{R_3} \right) \left( V_p - V_n \right) + V_{CM}$$
(21)

式(20),(21)より、提案手法を用いた場合の出力電圧は、従 来手法を用いた CMFB 回路の出力電圧と等しくなる。よ って、提案手法は従来手法と同様に回路として動作す る。また、提案手法は出力電圧を直接センシングしない ため、広出力レンジ化が期待できる。そこで、提案手法 を用いた場合の出力電圧範囲を理論的に導出する。

提案手法は、図7のセンシング電圧が $V_i = V_C$ ,  $V_i = V_D$ となる。よって、CMFB回路の正常動作電圧範囲の理論 式(8),(9)から提案手法を用いたときの電圧範囲が次式とし て求められる。

$$\frac{-V_{iH} + 3V_{CM}}{2} \le V_C \le \frac{V_{iH} + V_{CM}}{2}$$
(22)

$$\frac{-V_{iH} + 3V_{CM}}{2} \le V_D \le \frac{V_{iH} + V_{CM}}{2}$$
(23)

上記の式から、提案手法を用いた場合、出力電圧 Voutp, Voutn の電圧範囲制限を表す式とならない。ゆえに、理想 的には出力電圧範囲の制限が無いといえる。しかし、実際に増幅器が出力できる電圧範囲は、回路上の最大電圧 となる正側の電源電圧 VDDから最小電圧となる負側の電 源電圧 VSS までである。よって、提案手法を用いた場合 の出力電圧範囲は次式となる。

$$V_{SS} \le V_{outp} \le V_{DD} \tag{24}$$

$$V_{SS} \leq V_{outn} \leq V_{DD}$$
 (25)

ここで、式(24),(25)が正しいことを検証するために、提案 手法を用いたときの出力電圧範囲をシミュレーションに より確認する。図 15 に提案手法を用いたときの出力電圧 範囲の評価結果を示す。このとき、電源電圧  $V_{DD} = 2.5$ [V],  $V_{SS} = -2.5$  [V],  $V_{CM} = 0$  [V]と設定している。図 15 から、提案手法を用いたときの出力電圧範囲は±2.43 [V] である。よって、提案手法を用いた場合の出力電圧範囲 は電源電圧範囲  $V_{DD} \sim V_{SS}$ であるため、回路上の最大電 圧範囲(レール・ツー・レール)となる。ゆえに、提案 手法は回路上の電圧範囲を最大限に活用できるため広出 カレンジ化が可能となることを確認した。



図 14. 提案手法を用いた提案回路の後段



図 15. 提案手法による出力電圧範囲の評価結果

### 5. 従来回路と提案回路の比較

本章では、従来回路と提案回路の CMRR、オフセット 電圧および出力電圧範囲の比較結果を記述する。表1に 従来回路と提案回路の比較結果を示す。提案回路は、従 来回路に比べて CMRR が向上していると同時に、オフセ ット電圧の平均値が低減できていることがわかる。ま た、提案手法により出力電圧範囲は回路上の最大電圧範 囲まで広がることがわかる。ゆえに、提案回路および提 案手法により、低オフセット電圧化と高出力レンジ化が 可能であることを確認した。問題点は、提案手法による オフセット電圧のばらつきが従来回路に比べて大きいこ とである。よって、オフセット電圧のばらつきを低減す ることは今後の課題となる。

|                   | 従来回路<br>(従来手法を使用)                                                                                                                            | 提案回路<br>(提案手法を使用)                                                     |
|-------------------|----------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------|
| オフセット電圧<br>(ばらつき) | $215\sim 250\;[\mu V]$                                                                                                                       | $-12 \sim 10 [mV]$                                                    |
| オフセット電圧<br>(平均値)  | 226.9 [µV]                                                                                                                                   | 29.0 [µV]                                                             |
| CMRR              | 10.2 ~ 66.5 [dB]                                                                                                                             | 122.9 [dB]                                                            |
| 出力電圧範囲            | $\frac{\frac{-V_{\text{eff}} + 3V_{CM}}{2}}{\frac{-V_{\text{eff}} + 3V_{CM}}{2}} \leq V_{\text{eff}} \leq \frac{V_{\text{eff}} + V_{CM}}{2}$ | $V_{SS} \leq V_{outp} \leq V_{DD}$ $V_{SS} \leq V_{outp} \leq V_{DD}$ |

表1. 従来回路と提案回路の比較

### 6. まとめ

本論文では、従来の計装アンプにおける問題 ① 抵抗 のばらつきにより、低周波帯域において CMRR が悪化 し、同時にオフセット電圧が大きくなる問題、② 従来の コモンモードセンシング技術による出力電圧範囲の制限 の問題、を改善するために ① 抵抗のばらつきに依存せ ず、低周波帯域において高い CMRR を維持する完全差動 計装アンプ及び、② 出力電圧範囲の制限を改善する新た なコモンモードセンシング技術を提案した。 提案回路は、FBDDAを用いた完全差動計装アンプを 構成することで、抵抗にばらつきが生じた場合において 従来回路では除去することの出来なかったコモンモード ノイズを除去することが可能となり、かつ低周波におい て高い CMRR を維持することができることを述べた。こ れと同時に、従来回路よりも低オフセット電圧化に寄与 することを確認した。

提案手法は、従来手法で問題となる出力電圧範囲制限 を改善するために、出力電圧を直接センシングすること なく CMFB 回路として動作する手法(FBDDA の入力電 圧の2端子をセンシングする手法)とすることで、広出 カレンジ化に寄与すること確認した。

以上より、提案回路と提案手法を用いることで低オフ セット電圧化および広出力レンジ化が可能となる。

今後の課題としては、今後の課題としては、提案回路 の CMRR の広帯域化、オフセット電圧のばらつきを抑え る方法の検討および提案回路の試作・評価が挙げられ る。

### 参考文献

- 1) 岡崎 譲, 中添 淳,: "微小交流電流駆動法による直流 生体信号計測用変調型絶縁物電極," *IEICE Trans. on Institute of Electronics, Information, and Communication Engineers*, vol. J87-D2, pp. 735-744, Feb. 2004.
- 西村 和将,: "チョッパースタビライゼーション技術を 用いたインスツルメンテーションアンプに関する研究," 平成 21 年度宮崎大学大学院工学研究科修士論文, Jan. 2010.
- 3)下山 正家,: "生体信号のための低消費電力,低オフセット電圧計装アンプに関する研究,"平成26年度宮崎大学大学院工学研究科修士論文,Jan. 2015.
- 4) 真子 翔太,: "抵抗のばらつきを考慮した CMOS 計装 アンプの設計と解析," 平成 26 年度宮崎大学工学部卒 業論文, Feb. 2015.
- 5) J. F. Duque-Carrillo,: "Continuous-time common-mode feedback networks for fully-differential amplifiers : a comparative study," *Proc. of IEEE International Symposium, Circuits and Systems*, 1993.
- 6) F. Cemturelli, A. Simonetti, and A. Trifiletti,: "An improved common-mode feedback loop for the differential-difference amplifier," *Journal Analog Integrated Circuits and Signal Processing*, vol. 74, pp. 33-48, Jun. 2013.
- 7)石山 陽事,池田 昭夫,小林 勝弘,末永 和栄,中村 文裕,中村 政俊,野沢 胤美,平賀 旗夫,真柳 佳昭,: "ペーパレス脳波計の性能と使用基準,"日本臨床 神経生理学会, vol. 28, no. 3, 2002.
- B. Razavi,: "Design of Analog CMOS Integrated Circuits," McGraw Hill Higher Education, 2003.
- 加納 慎一郎,中谷 裕教,大庭 茂男,星宮 望,: "生体信号の計測と信号処理,"電気学会論文誌C(電子・ 情報・システム部門誌), vol. 122, no. 9, pp. 1403-1411, 2002.
- 10) H. Alzaher, and M. Ismail,: "A CMOS Fully Balanced Differential Difference Amplifier and Its Applications," *IEEE*

*Transations on Circuits and Systems - II : Analog and Digital Signal Processing*, vol. 48, no. 6, June 2001.

- E. Sackinger, and W. Guggenbuhl,: "A Versatile Building Block: The CMOS Differential Difference Amplifier," *IEEE Journal of Solid-State Circuits*, vol. sc-22, no. 2, Apr. 1987.
- 12) O. Choksi, and L. R. Carley,: "Analysis of switchedcapacitor common-mode feedback circuit," *IEEE Transactions on Circuits and Systems II : Analog and Digital Signal Processing*, vol. 50, no. 12, pp. 906-917, Jan. 2004.
- 13) P.-H. Lu, C.-Y. Wu, and M.-K. Tsai,: "The design of fully differential CMOS operational amplifiers without extra common-mode feedback circuits," *Analog Integrated Circuits and Signal Processing - Analog Integrated Circuit Signal*, vol. 4, no. 2, pp. 173-186, 1993.
- 14) J. F. Duque-Carrillo,: "Control of the common-mode component in CMOS continuous-time fully differential signal processing," *Analog Integrated Circuits and Signal Processing - Analog Integrated Circuit Signal*, vol. 4, no. 2, pp. 131-140, Aug. 1993.
- 15) J. F. Duque-Carrillo, G. Torelli, R. Perez-Aloe, J. M. Valverde, and F. Maloberti,: "Fully Differential Basic Building Blocks Based on Fully Differential Difference Amplifiers with Unity-Gain Difference Feedback," *IEEE Transations on Circuits and Systems -- I : Fundamental Theory and Applications*, vol. 42, no. 3, pp. 131-140, Mar. 1995.