# ディジタルインターフェースを備えた 低電圧,低消費電力温度センサー回路

坂元 亮太<sup>a)</sup> · 淡野 公一<sup>b)</sup> · 田村 宏樹<sup>c)</sup> · 外山 貴子<sup>d)</sup>

## A Low-Voltage and Low-Power Temperature Sensor Circuit with Digital Interface

Ryota SAKAMOTO, Koichi TANNO, Hiroki TAMURA and Takako TOYAMA

## Abstract

In this paper, I describe a low-voltage and low-power temperature sensor circuit with digital interface. The propose circuit consists of a temperature sensing circuit and digital interface circuit. The both circuits are capable of operating at 1.0 V. The propose temperature sensing circuit utilized subthreshold region of MOSFETs. And the propose digital interface circuit converts a current into a time utilizes Current-to-Time Converter (ITC). This digital interface has good characteristics against the temperature dependence, and it does not use approximations. Therefore, these can convert temperatures into digital values accurately. From the evaluation using HSPICE, we could obtain the signals proportional to temperature. Furthermore, I fabricated prototype-chips of temperature sensing circuit on the 0.6  $\mu$ m CMOS processes, and evaluated it. As the results, I confirmed effectiveness of the proposed circuit.

Keywords: Temperature sensor, CMOS, Low voltage, Low power, Current to time converter

## 1. はじめに

集積回路の複雑さや密度はムーアの法則に従い, 年々増加している1).その結果,1チップで実現できる アプリケーションの数が飛躍的に増加し、電子機器の 小型化,高速化が進んだ.しかしその一方で,CMOS プロセスの微細化に伴った電源電圧の低下や消費電 力の増大が懸念されている. 特に長チャネルプロセス ではあまり影響のなかったサブスレッショルドリーク 電流やゲートリーク電流の影響が顕著に見え始め<sup>2)</sup>, これらが消費電流の増大に大きな影響を与えている. CPU(Central Processing Unit)の消費電力は、例え l<sup>t</sup> Intel<sup>(R)</sup> Core<sup>TM</sup> i7-900 Desktop Processor Series では, TDP(Thermal Design Power)が130 W にま で達しており<sup>3)</sup>,適切な熱設計を行うことが重要視 されている.過度なチップ温度の上昇は熱暴走等,機 器の信頼性を著しく低下させる.また,人体に直接接 触して使用するポータブルデバイスにおいては、ユー ザへ危害を与える恐れがあり,特に注意が必要であ

る. そこで LSI の熱・温度管理を行うために,また コスト面を考慮して,温度センサー回路の集積化に 関する研究が盛んに行われている<sup>4)-10)</sup>.温度セン サー回路の性能には,低電圧・低消費電力であるこ とや,温度を局所的に検知できること,高精度・高 動作範囲であることが要求される.

そこで本論文では、これら要求を満たすために、 MOSFET の弱反転領域を利用した温度センサー回路 で温度をセンシングし, ITC(Current to Time Converter) と TDC(Time to Digital Converter) を用い てディジタル出力を行うディジタルインターフェース 回路を提案する. センサー部分に関しては MOSFET の弱反転領域を用いており、コアとなる回路を縦続 接続することで温度係数の向上を実現している.ま た、ディジタルインターフェース回路は、温度セン サー回路からの信号を時間に変換しディジタル出力 する回路 (ITC+TDC) を用いたものである.この回 路は通常の ADC と比較して, 消費電力や占有面積 が小さいという利点がある. 同様の手法を用いてい る文献<sup>10)</sup>では、信号変換時に近似を用いているた め、温度の測定範囲が狭いという問題があるが、提 案するディジタルインターフェース回路は変換時に

a)電気電子工学専攻大学院生

<sup>&</sup>lt;sup>b)</sup>電気電子工学科教授

c)電気電子工学科准教授

d)技術職員



図1 提案回路のアーキテクチャ

近似を用いていないため、測定範囲や精度を犠牲に することなく、温度をディジタル値に変換すること ができる.提案回路のアーキテクチャを図1に示す.

本論文は、5章から成り立っており、構成は以下 のとおりである.第2章では、MOSFETの弱反転 領域を用いた温度センサー回路を提案する.さらに、 提案回路を試作し、評価した結果も示す.第3章で は、温度センサー回路のためのディジタルインター フェース回路を提案し、その特性を考察する.また、 ディスクリート素子を用いて本回路を構築し、実験 した結果を示す.第4章では、第2章と3章で提案し た回路を組み合わせ、ディジタルインターフェース を備えた温度センサー回路を設計する.設計回路の 特性を、HSPICEシミュレーションにより示し、そ の結果を考察する.第5章では、これまでに得られ た結果についての全体的なまとめを行い、今後の展 望について述べる.

## 2. 温度センサー回路 (Temp. Sensor)

本章ではまず提案する温度センサー回路のコアと なる回路について述べる.その後,コア回路を応用し た提案回路を述べる.最後に試作,評価結果を示す.

## 2.1 コア回路

図2にコア回路となる弱反転動作型温度センサー 回路を示す.図2の回路はスタートアップ回路とセ ンサー回路から構成されており、すべての MOSFET は弱反転領域で動作している. $V_{ds}$ (ドレインソース 間電圧) > 100mV という条件下において、弱反転領 域で動作している MOSFET の特性は式(1)で与え られる.

$$I_{ds,sub} \approx I_0 \frac{W}{L} \exp\left(\frac{V_{gs} - V_{th}}{nV_{\theta}}\right)$$
 (1)

ここで, W/Lは MOSFET のアスペクト比,  $V_{gs}$ は ゲートソース間電圧,  $V_{th}$ はしきい電圧, nはサブ スレッショルドスロープ,  $V_{\theta}$ は熱電圧であり,  $V_{\theta} =$ 



図2 弱反転動作型温度センサー回路(コア回路)

 $k_B T_K / q$ である.ただし、 $k_B$ はボルツマン定数、 $T_K$ はケルビン度、qは電荷素量である。図2における M<sub>1</sub>, M<sub>2</sub>に流れる電流をそれぞれ  $I_1$ ,  $I_2$ とすると、式 (1)より、

$$I_1 = I_0 \frac{W_1}{L_1} \exp\left(\frac{V_g - V_{th1}}{nV_\theta}\right)$$
(2)

$$I_2 = I_0 \frac{W_2}{L_2} \exp\left(\frac{V_g - V_{out} - V_{th2}}{nV_{\theta}}\right) \quad (3)$$

と表すことができる.式(2),(3)より V<sub>out</sub> は式(4) となる.

$$V_{out1} = nV_{\theta} \ln\left(\frac{W_2/L_2}{W_1/L_1}\frac{I_1}{I_2}\right) + V_{th1} - V_{th2} \quad (4)$$

ここで, MOSFET の基板効果を考慮したしきい電 圧は以下のように与えられる.

$$V_{th} = V_{th0} + \gamma \left( \sqrt{\mid 2\Phi_F + V_{sb} \mid} - \sqrt{\mid 2\Phi_F \mid} \right)$$
(5)

ここで、 $(2\Phi_F)^2 > (V_{sb})^2$ ならば、式 (5) はマクロー リン展開を用いて、式 (6) のように線形近似するこ



図 3 縦続接続型温度センサー回路

とができる.

$$V_{th} \approx V_{th0} + \gamma \left(\frac{V_{sb}}{2\sqrt{2\Phi_F}}\right) \tag{6}$$

図 2 より,  $V_{sb2} = V_{ds3} = V_{out}$  であることを考慮すると,  $V_{out}$  は次のようになる.

$$V_{out1} = \frac{n}{n'} V_{\theta} \ln \left( \frac{W_2/L_2}{W_1/L_1} \cdot \frac{I_1}{I_2} \right)$$
(7)

$$n' = 1 + \gamma \frac{1}{2\sqrt{2\Phi_F}} \tag{8}$$

 $n \ \text{tl} 1 \sim 1.5 程度の値を取ることが知られており,また, <math>n' \le 0.18 \mu \text{m}$  プロセスまでは,同程度の値を取る. (ただし,90nm プロセス以降の短チャネルプロセスでは,2 $\Phi_F$ の値が小さくなり,この近似が成立しなくなる可能性がある.)したがって,式(7)は以下のようになる.

$$V_{out1} \approx V_{\theta} \ln \left( \frac{W_2/L_2}{W_1/L_1} \cdot \frac{I_1}{I_2} \right)$$
$$= \frac{k_B}{q} \ln \left( \frac{W_2/L_2}{W_1/L_1} \cdot \frac{I_1}{I_2} \right) T_K \qquad (9)$$

式(9)より,提案する弱反転動作型の温度センサー 回路は,デバイスパラメータの影響を低減し,かつ 絶対温度に比例した温度センサ回路として動作する ことが分かる.本回路の温度をセンシングする部分 は M<sub>1,2</sub> である.わずか 2 個の MOSFET で温度を検 知できるため,LSI 内の局所的な温度を検知できる. スタートアップ回路は,コア回路が OFF の状態で安 定するのを防ぐためにある回路であり,出力に影響 は与えない.



図 4 0.6µmCMOS プロセスで試作した提案温度センサー回路 (図 3) のチップ写真



図 5 0.6μmCMOS プロセスで試作した提案温度センサー回路 (図 3) の特性

#### 2.2 提案する温度センサー回路

今,本回路(図2)の温度係数の向上を考える.式 (9)より,温度係数の向上のためには,MOSFETの W/L比,もしくは電流比を大きくするという方法が 考えられる.しかしこれら変数は対数の真数である ため,この方法は効率的な方法とは言えない.そこ で,コア回路を縦続接続することでこの問題を解決 する.図3に提案する縦続接続型温度センサー回路 を示す.本回路はコア回路×2,スタートアップ回路, インピーダンス増加回路(M<sub>13</sub>, M<sub>14</sub>, M<sub>15</sub>)から構 成される.本回路の出力電圧は式(10)で表される.

$$V_{out2} = V_{out1} + \frac{k_B T_K}{q} \ln\left(\frac{W_8/L_8}{W_7/L_7} \cdot \frac{I_7}{I_8}\right)$$
(10)

式 (10) より,出力電圧は各コア回路の対数項の和で 表すことができるので,W/L比や電流比を大きく するよりもより効率的に温度係数を向上させること ができる.また,本回路はわずか4 個の MOSFET で温度を検知できるため,局所的な温度をセンシン グできる. $M_{13}$ , $M_{14}$ , $M_{15}$ は, $M_7$ のソース端子か ら Core circuit1 へ電流が流出しないように, Core circuit1 からみた Core circuit2 の入力インピーダン スを増加させる働きをしている.また,図3における  $M_4 \ge M_{10}$ はコア回路に流れる電流を減少させる ために付加したものである.

## 2.2.1 提案回路の試作,評価結果

提案する温度センサー回路の動作を確認するため に 0.6µmCMOS プロセスを用いて試作を行った. 図 4 に提案する温度センサー回路のチップ写真を示す. 提案温度センサー回路は同図に示す通りである. ま た,図5に提案する温度センサー回路を評価した結果 を示す. 今回,異なる 10 チップにおいて評価を行っ た. 同図より温度に比例した出力電圧が得られてい ることが分かる. 温度係数は 0.8mV/ °C であった.

## 3. ディジタルインターフェース

本章では、温度センサー回路からの信号をディ ジタル値に変換する、ディジタルインターフェー ス回路について述べる.提案するディジタルイン ターフェース回路は電圧-電流変換回路(VIC:Voltage to Current Converter),1/x回路、電流-時間変換 (ITC:Current to Time Converter),時間-ディジタル 変換回路(TDC:Time to Digital Converter)から構成 されている.回路の有用性を確認するため、HSPICE シミュレーションによる評価を行い、その結果を示 す.また、ITCをディスクリート素子を用いて実験 した結果も掲載する.

## 3.1 電圧-電流変換回路 (VIC)

図 6 に VIC を示す. VIC には一般的によく見られ る、オペアンプを用いた回路構成とした. オペアン プの利得が十分に高い場合、 $V_{in} = V_m$  となり、電 圧-電流変換回路として動作する. 理論式を式 (11) に示す.

$$I_a = \frac{n}{m} \frac{V_{in}}{R} \tag{11}$$

ここで,mとnはカレントミラーのミラー比である. 式(11)より, $V_{in}$ が $I_a$ に線形変換されていることが 分かる.図7にVICのシミュレーション結果を示す. シミュレーションには0.18 $\mu$ m CMOS プロセスを用 い, $V_{dd}$ =1.0 V,R=330 k $\Omega$ , (m:n)=(5:1)とした. ただし,抵抗Rは外付け抵抗を想定しているため, 本シミュレーションには抵抗の温度係数は考慮して いない.同図より,電圧が電流に変換されているこ とが分かる.しかし, $V_{in}$ の値が大きくなると,正確



図 6 電圧-電流変換回路 (VIC)



図7 VIC のシミュレーション結果

に*V*-*I*変換されていないことが分かる.これはオ ペアンプに出力範囲の限界があるためであるが,温 度センサー回路の出力範囲は0.2~0.4 V 程度なので, 本提案回路では問題なく電圧を電流に変換できる.

**3.2** 1/x 回路 (1/x)

図8に1/x回路を示す.本回路を構成するトラン ジスタ $M_{t1}$ から $M_{t4}$ , $M_{d1}$ は弱反転領域で動作して いるため、非常に低消費電力動作が可能である.ま た、 $M_{t1}$ から $M_{t4}$ はトランスリニアループを構成し ている.これらすべてのトランジスタのサイズが等 しくかつ、バックゲート端子とソース端子が短絡し ているとすると、各トランジスタの $V_{gs}$ は式(12)に 示す関係となる.

$$V_{gst2} + V_{gst1} = V_{gst4} + V_{gst3}$$
(12)

弱反転領域の電流式である式 (1) を用いて,式 (12) を変形すると, $I_a$  と $I_b$  は以下の関係式で表される.

$$I_b = \frac{I_{ref}^2}{I_a} \tag{13}$$



図 9 1/x 回路のシミュレーション結果

ここで、 $I_{ref}$ は温度に依存しない電流源であるため、 この回路は温度依存のない 1/x 回路として動作する ことが分かる. 1/x 回路を、 0.18  $\mu$ mCMOS プロセ スを用い、電源電圧 1.0 V、温度を -40、80、160 °C と変化させてシミュレーションした結果を図 9 に示 す. 同図より、 $I_a$ が式 (13) にしたがって、 $I_b$  に変換 されていることが分かる.また、温度変化に対して もほとんど出力は変化しておらず、温度変化に強い 回路構成であることが分かる.

## 3.3 電流-時間変換回路 (ITC)

図 10 に提案する ITC を示す. 今,  $V_{clk}$  が Low で あるとすると、電流–時間変換回路は定常状態におい て  $M_{x3}$ ,  $M_{x4}$ ,  $M_{x5}$  はオフしているので、 $M_{x1}$  のド レイン電圧  $V_p$  は  $V_{dd}$  となり、回路に電流はほとんど 流れず、端子  $T_{out}$  からは Low が出力されている. ま た、ノード  $V_c$  は GND であるため、キャパシタ C に 蓄積されている電荷は放電されている.

今, M<sub>x5</sub> のゲートに短い単パルス V<sub>clk</sub> を入力し



図 10 提案する電流-時間変換回路 (ITC)



図 11 ディスクリート素子を用いた ITC の実験結果

 $M_{x5} をオンするすると, V_p = V_c となり V_{p,c} のレベルは GND まで低下する.結果, Inv1 の出力から Hi$  $が出力され, <math>M_{x5}$  とほぼ同時に  $M_{x3}$ ,  $M_{x4}$  もオン状態となり, Cに  $I_b$  に比例した電荷が蓄積されていく. この期間,  $T_{out}$  からは Hi が出力される. $V_{p,c}$  の電位が Inv1 のしきい電圧に達すると,  $M_{x3}$ ,  $M_{x4}$  がオフ し,  $M_{x2}$  がオンとなり C に蓄積されていた電荷は放電され, 定常状態に戻る. $I_b$  の大きさにより  $V_{p,c}$  が Inv1 のしきい電圧に達する時間が異なることを利用 して, 電流を時間 (パルス幅) へと変換している.出 力時間  $T_{out}$  は以下のように求められる.

$$T_{out} = \frac{C}{I_b} V_{th,Inv1} \tag{14}$$

ここで、 $V_{th,Inv1}$ は Inv1 のしきい電圧である.式 (14)より、 $I_b$ に反比例した時間 (パルス幅)が $T_{out}$ から出力されることが分かる.前節「 $3.2 \ 1/x$  回路」 より、 $I_b$ は  $I_a$ に反比例する電流であることが分か る.故に、ITC の前段に 1/x 回路を接続することで  $T_{out}$ は  $V_{in}$ に比例する時間を出力することができる.

表1 提案回路の消費電力 (@25°C)

| Items                          | TS                    | VIC  | 1/x   | ITC  | TDC  | Sum. |
|--------------------------------|-----------------------|------|-------|------|------|------|
| Power $[\mu W]$                | 1.72                  | 1.21 | 0.331 | 1.16 | 17.8 | 22.3 |
| Power/Sample [ $\mu$ W/Sample] | 3.26 (Clock=2.22 MHz) |      |       |      |      |      |

ITC(図 10) を設計するに当たり、2 点注意点がある. 第1に、以下の条件を満足しなければならない.

$$PW_{(Vclk)} < PW_{(Tout)}$$
(15)

ここで、PW<sub>Vclk</sub> は  $V_{clk}$  のパルス幅、PW<sub>Tout</sub> は  $T_{out}$ のパルス幅である.理由として、 $T_{out}$  のパルス幅より も  $V_{clk}$  のパルス幅が大きくなってしまうと、出力が すべて  $V_{clk}$  のパルス幅となってしまい、正しい結果 が得られないためである。第2に、 $M_{x3}$ ,  $M_{x4}$ ,  $M_{x5}$ のチャネル長を大きくしなければならない。プロセ スの微細化に伴い、サブスレッショルドリーク電流 (トランジスタがオフしているにも関わらず、ドレイ ンソース間に発生する電流のこと)が無視できない レベルに達している。リーク電流の影響で、 $V_{clk}$  の Hi–Low に関係なくキャパシタ C に電荷が蓄積され てしまうため、回路が不安定になってしまう可能性 がある。

#### 3.3.1 ITC の実験結果

本回路をディスクリート素子 CD4007UBE (CMOS),74HC04AP (インバータ),LM2902N (オ ペアンプ)を用いて, $V_{dd} = 5.0$  V, $C = 10\mu$ Fの条 件下で実験を行った.図11に実験結果を示す.同図 より, $V_{clk}$ が入力されると, $I_b$ に応じた時間が $T_{out}$ から出力されていることが分かる.

## **3.4** 時間-ディジタル変換回路 (TDC)

図 12 に提案する TDC を示す. TDC は *T*<sub>out</sub> から Hi が出力されている時間をカウンタを用いてディジタル出力化する回路である.カウンタは同期式の JK-FF を用いた.

## ディジタルインターフェースを備えた 温度センサー回路

本章では 2., 3. 章で述べた回路を組み合わせて, ディジタルインターフェースを備えた温度センサー 回路を設計する.図 13 に提案回路の全体図を示す.



図 12 時間-ディジタル変換回路 (TDC)

本回路を, 0.18 µmCMOS プロセスを用い, 電源電 圧 1.0 V, 温度範囲 -40 °C から 160 °C, CP=2.22 MHz という条件の下, HSPICE シミュレーションを 行った.前節「3.1」で述べた通り、本回路(図13)に おいても、抵抗 R は外付け抵抗を想定しているため、 シミュレーションに抵抗の温度係数は考慮していな いことを明記しておく.図14に温度変化に対する提 案回路の出力変化を示す.同図より,提案回路は広 い温度範囲において、高い線形性を保ちながら温度 に比例したディジタル値 (Code=134~255) を出力し ていることが分かる. 今回, 1LSB を 3°C 以下にな るように設計したところ、1LSB=1.74°Cとなった. 図 15 に温度変化に対する提案回路の温度直線誤差を 示す.温度誤差は、ピーキング2ポイントキャリブ レーションの後、+0.08/-4.46°Cとなった. 表1に 提案回路の消費電力を示す.提案回路の消費電力は 22.3 μW(@25°C)となった. また、1 サンプル当た りの消費電力は、  $3.26 \mu W/Sample であった$ .

最後に,提案回路(図13)とその他の文献の特性を 比較した結果を表2に示す.その他の文献と比較し て,提案回路は電源電圧,温度測定範囲ともに優れ ていることが分かる.温度直線誤差に関しては劣っ ているが,これは温度測定範囲とのトレードオフで あるため,十分改善の余地があると考えられる.

## 5. おわりに

本論文では,ディジタルインターフェースを備えた 低電圧,低消費電力温度センサー回路を提案してきた.



図 13 提案回路の全体図



図 14 温度変化に対する提案回路の出力変化

提案回路は温度センサー回路とディジタルインター フェース回路から構成されている.提案する温度セン サー回路は,弱反転領域で動作している MOSFET を 利用することで低電圧・低消費電力化を実現し、温度 センシング部分はわずか4個の MOSFET で実現で きる. さらに、コアとなる温度センサー回路を縦続接 続するという新たな回路構成を提案することで、出力 電圧の温度係数を比較的容易に向上させることに成 功した.提案した温度センサー回路を 0.6 µmCMOS プロセスにてチップの試作を行った結果,温度に比 例した電圧を出力を得ることができ,提案温度セン サー回路の有用性を確認した.提案するディジタル インターフェース回路は、温度センサー回路からの 信号を時間に変換しディジタル出力する手法を用い て実現した.提案回路は1/x回路を付加することで 温度測定範囲の広範囲化を実現した.

今後の課題としては, V - I 変換回路における抵抗をオンチップ化すること, 即ち抵抗の温度係数も考慮した回路設計や,出力の高精度化,チップの試作と評価等が挙げられる.



図 15 温度変化に対する提案回路の温度直線誤差

## 参考文献

- S. Thompson, S. Parthasarathy, "Moore's law: the future of Si microelectronics," Elsevier Materials Today, Vol. 9, Issue. 6, pp. 20–25, Jun. 2006.
- 2) 松澤 昭, "LSI 技術の課題と今後のあり方," 信学 論 (C), Vol. J87-C, No. 11, pp. 802-809, 2004 年 11 月.
- Intel<sup>(R)</sup> Core<sup>TM</sup> i7-900 Desktop Processor Extreme Edition Series and Intel<sup>(R)</sup> Core<sup>TM</sup> i7-900 Desktop Processor Series Datasheet, Vol. 1, Feb. 2010, Intel Corp., Document 320834-004.
- K. Tanno, R. Sakamoto and H. Tamura, "High-Sensitivity and Wide-Range CMOS Temperaute Sensor Circuit," IEEJ Trans. EIS, Vol. 131, No. 7, pp. 1281–1286, Jul. 2011.
- R. Sakamoto, K. Tanno, H. Tamura and Z. Abidin, "A Sub-µW, 1.0V CMOS Temperature

|           | Power<br>Supply<br>(V) | Power<br>Cons.<br>(µW) | Range<br>(°C) | Inaccuracy<br>(°C) | Calib.<br>Point | $\begin{array}{c} \text{Process} \\ (\mu \text{m}) \end{array}$ | Sensor<br>Type           |
|-----------|------------------------|------------------------|---------------|--------------------|-----------------|-----------------------------------------------------------------|--------------------------|
| This work | 1.0                    | 22.3                   | -40 to 160    | -4.46 to $+0.08$   | 2               | 0.18                                                            | <sup>*1</sup> Subth.     |
| 6)        | 3.3                    | 429                    | -50 to $125$  | -0.5 to $+0.5$     | 1               | 0.5                                                             | $^{*2}\Delta V_{be}$     |
| 7)        | 2.2-3                  | 10-27                  | 10 to 80      | -1.8 to $+1.0$     | 1               | 0.35                                                            | Subth.                   |
| 8)        | 3.3                    | 10.0                   | 0 to 100      | -0.7 to $+0.9$     | 2               | 0.35                                                            | <sup>*3</sup> Inv. Delay |
| 9)        | 1.0                    | 25<br>(Only analog)    | 50 to 120     | -1.0 to $+0.8$     | 2               | 0.09                                                            | * <sup>4</sup> Strong.   |
| 10)       | 0.5, 1.0               | 0.119                  | -10 to 30     | -0.8 to $+1.0$     | 2               | 0.18                                                            | Subth.                   |

表 2 提案回路とその他文献の特性比較

\*1: "Subth." means MOSFETs which operated in subthreshold region.

\*2: " $\Delta V_{be}$ " means the difference of temperature coefficient of Vbe.

\*3: "Inv. Delay " means Inverter's delay.

\*4: "Strong." means MOSFETs which operated in strong-inversion region.

Sensor Circuit Insensitive to Device Parameters," IEEE Region 10 Conference TENCON 2011, pp. 626–629, Nov. 2011.

- 6) M. A. P. Pertijs, A. Niederkorn, X. Ma, B. McKillop, A. Bakker and J. H. Huijsing, "A CMOS Smart Temperature Sensor With a 3σ Inaccuracy of ±0.5 °C From -50 °C to 120 °C," IEEE J. Solid-State Circuits, Vol. 40, No. 2, pp. 454–461, Feb. 2005.
- 7) K. Ueno, T. Asai and Y. Amemiya, "Lowpower temperaute-to-frequency converter consisting of subthreshold CMOS circuits for integrated smart temperature sensors," Elsevier Sensor and Actuators A: Physical, Vol. 165, Issue. 1, pp. 132–137, Jan. 2011.
- 8) P. Chen, C. C. Chen, C. C. Tsai and W. F. Lu, "A Time-to-Digital-Converter-Based CMOS Smart Temperature Sensor," IEEE J. Solid-State Circuits, Vol. 40, No. 8, pp. 1642– 1648, Aug. 2005.
- 9) M. Sasaki, M. Ikeda and K. Asada, "A Temperature Sensor With an Inaccuracy of -1/ + 0.8 °C Using 90-nm 1-V CMOS for Online Thermal Monitoring of VLSI Circuits," IEEE Trans. Semiconductor Manufacturing, Vol. 21, No. 2, pp. 201–208, May 2008.
- 10) M. K. Law, A. Bermak and H. C. Luong, "A Sub-μW Embedded CMOS Temperature Sensor for RFID Food Monitoring Application," IEEE J. Solid-State Circuits, Vol. 45, No. 6, pp. 1246–1255, Jun. 2010.